## 18p-P10-7

## Si 上の III-V ナノワイヤチャネルの性能向上と酸化膜厚依存性 Gate-first process and EOT-scaling of III-V nanowire-channels on Si 1 北大院情報科学および量子集積センター、2JST さきがけ <sup>○</sup>富岡 克広<sup>1,2</sup>, 吉村 正利<sup>1</sup>, 福井 孝志<sup>1</sup> GS-IST, and RCIQE, Hokkaido Univ.<sup>1</sup>, JST-PRESTO<sup>2</sup>, <sup>°</sup>K. Tomioka<sup>1,2</sup>, M. Yoshimura<sup>1</sup>, T. Fukui<sup>1</sup> E-mail: tomioka@rcige.hokudai.ac.jp

[はじめに] 近年、Si-CMOS 技術では、立体ゲート電界 効果トランジスタ(Field-effect transistor: FET)が実用化 され、大規模集積回路(Large- Scale Integrated Circuits: LSI)のさらなる高速化・低消費電力化へ向けた、代替チ ャネル材料・トランジスタ構造の開発とその集積技術 の検討が行われている。III-V 族化合物半導体のうち InGaAs は、電子の有効質量が小さく、電子移動度が大 きいことから、 歪 Si チャネルを越える高移動度チャネ ル材料として期待され、近年では Si 上の InGaAs FinFET[1]やGate-All-Around (GAA)構造の作製も報告さ れている[2]。立体ゲート構造のうち、縦型サラウンデ ィングゲートトランジスタ(Surrounding-gate transistor: SGT)はゲートの電場がチャネルの全方位にわたって印 加されるため、FinFET と比較すると、さらなるショー トチャネル効果の抑制、サブスレショルドリーク電流 の低減、低電力スイッチ駆動が期待される。筆者らは、 Si 上に選択成長した InGaAs ナノワイヤについて、縦型 SGT の報告を行ってきた[3,4]。今回は、縦型ゲート積 層工程にゲートファースト工程を導入し、素子性能の 向上と酸化膜厚依存性について検討したので報告する。 [実験] 基板は、n 型 Si(111)基板を用いた。はじめに、 熱酸化法で膜厚 20 nm の SiO₂を形成した。次に、電子 線ビームリソグラフィとウェットケミカルエッチング により、直径 80 nm の開口パターンを作製した後、 MOVPE 法により、InGaAs ナノワイヤを成長した。 InGaAs ナノワイヤの垂直配向は、InAs ナノワイヤと同 様の手法[3]を用いた。n 型ドーピングには SiH₄ガスを 用いた。作製したナノワイヤについて、SGT 構造を作 製した。作製手法は図1(a)に示すように、ゲートファー スト工程を導入することで、縦型 SGT 構造を作製した。 この工程は、酸化膜がプロセスダメージを極力回避す るために導入した。作製した素子は、一つのドレイン 電極に10本のナノワイヤが並列して接続している。ナ ノワイヤの直径は80 nm, Hf<sub>0.8</sub>Al<sub>0.2</sub>Oゲート酸化膜厚は、 4 nm - 14 nm (EOT = 0.70 - 2.76 nm), ゲート長(L<sub>G</sub>) 150 nm とした[図 1(b)]。それぞれ InGaAs ナノワイヤは、ノ ンドープ層、n型層縦接合から構成されている。

[結果] 図 2 に、InGaAs ナノワイヤ SGT の伝達特性を 示す。電流値は、ナノワイヤの数とゲート電極の外周 で規格化した。デバイス作製後 N<sub>2</sub>雰囲気中 400 ℃ でア ニールした。今回作製したナノワイヤ SGT は n 型エン ハンスメントモードを示し、伝達特性において、オン・ オフ比(I<sub>on</sub>/I<sub>off</sub>)がおよそ 10<sup>5</sup>、SS 特性 66 mV/dec、DIBL が 33 mV/V の良好なスイッチング特性を得られた。ま た、相互コンダクタンスは 0.21 mS/µm (V<sub>DS</sub> = 0.50 V)で ある。図 3 に、これまでに報告された InGaAs ナノワイ ヤ縦型 SGT の SS, DIBL との比較を示す。ゲート酸化膜 のプロセス損傷を極力回避することで、ゲート酸化膜 を薄膜化し、EOT = 0.70 nm で良好なスイッチング性能 依存性、容量-電圧特性、変調ドープ構造の導入効果に ついて詳細を報告する。

## [参考文献]

- [1] M. Radosavljevic et al., IEDM Tech. Dig. (2011) pp.765.
- [2] J. J. Gu et al., IEDM Tech. Dig. (2012) pp. 529.
- [3] K. Tomioka et al., IEDM Tech. Dig. (2011) pp. 773.
- [4] K. Tomioka et al., Nature 488 (2012) pp. 189.



図 1. (a) 縦型 SGT 作製工程:ゲートファースト工程(赤字)と(b)縦型 SGT 構造模式図



(EOT = (EOT = (EOT = 2.75 nm) 2.75 nm) 0.70 nm) 図 3. InGaAs ナノワイヤ SGT の SS, DIBL の比較