## 動的なゲートパルス電圧印加中のランダムテレグラフノイズによる Si MOSFET ドレイン電流変動 Drain-Current Fluctuation during Dynamic Gate Bias in Si MOSFETs due to Random Telegraph Noise

<sup>1</sup> 筑波大学 大学院数理物質科学研究科、<sup>2</sup> JST-CREST
<sup>0</sup>馮 瑋<sup>1,2,\*</sup>、山田 啓作<sup>1,2</sup>、大毛利 健治<sup>1,2</sup>

<sup>1</sup> Graduate School of Pure and Applied Sciences, Univ. of Tsukuba, <sup>2</sup> JST-CREST <sup>°</sup>Wei Feng<sup>1,2,\*</sup>, Keisaku Yamada<sup>1,2</sup>, Kenji Ohmori<sup>1,2</sup>

\*E-mail: wei.feng@aist.go.jp

【はじめに】 微細化により MOSFET の特性揺らぎ や雑音の影響が顕在化している。中でもドレイン電 流 ( $I_d$ )のランダムテレグラフノイズ (RTN) はしきい 値 ( $V_b$ )の時間変化を引き起こす為、回路動作の不安 定性をもたらす [1-3]。高速回路オペレーションで は、オン状態/オフ状態に対する遷移時間の比率大 きくなる。そのため、RTN が遷移時間中のドレイン 電流変動与えるの影響を明らかにする事は重要であ る。本講演では、パルスゲート電圧 ( $V_g$ )の遷移時間 中の RTN の影響を議論する。

【実験方法】評価に用いたトランジスタは、n型で poly-Si/HfO<sub>2</sub> (2 nm)/SiO<sub>2</sub> (0.8 nm)構造を有する。ゲー ト長Lは140nm、ゲート幅Wは200 nmである。ゲ ート電極へのパルス電圧制御やドレイン電流の時間 変化計測には、高速 I-V ユニット(Agilent B1530A) を用いた。

RTN はゲート絶縁膜トラップでの電子の捕獲・放 出によって引き起こされるが、界面からの距離やエ ネルギーレベルによって緩和時間が決まる。図1(a) に示す RTN から、捕獲までの時間( $\tau_e$ )と放出まで の時間( $\tau_e$ )を統計的に評価したものが、図1(b)で ある(累積指数分布)。 $\tau_e$ は10 ms以下に分布し、 $\tau_e$ は10 msより長い時間領域で支配的になることがわ かる。

 $V_g O パルス波形を図 2 (a) に示す。<math>V_{g0} (= V_{th} + 0.1 V)$ から  $V_{gl} (= V_{th} + 0.5 V)$ まで  $V_g を遷移時間 t_{TR} = 10$  µs で変化させ、 $V_{gl}$  で  $t_l$  の時間保持した後、遷移時間  $t_{TR}$  で  $V_{g0}$  まで戻した。これを約 640 回繰り返し、 $V_{gE}$  (= $V_{th} + 0.2 V$ )での電流揺らぎの大きさ ( $\sigma_{Id}$ ) を評価 した。保持時間  $t_l$ は 10 µs ~ 0.1 s まで変化させた。ド レイン電圧値は、1V である。

【実験結果】 $\tau_e \geq \tau_c$ の分布によりある電圧における トラップの占有確率を推定することができる。 $V_{g0}$  (=  $V_{th} + 0.1 V$ )の電圧において十分長い時間が経過した 時のトラップ放出状態の確率は、 $\tau_e \geq \tau_e + \tau_c$ の比から 0.99です。その電圧  $V_{g0}$ から  $V_{g1}$ までゲート電圧を遷 移させた状態を考えます。図1 (b) に示した  $V_{g1}$ に おける $\tau_e \geq \tau_c$ の分布から、経過時間が、10 µs であれ ば、トラップの占有状態は遷移前の状態(放出)を 反映するのに対して、0.1 s の経過時間であれば、 捕獲状態が支配的である事がわかります。またその 間の時間 1 ms では、二つのの状態が同程度の確率で 現れる事が推測できます。

ゲート電圧遷移中の $V_{gE}$ における電流揺らぎ大き さを示したものが、図2(b)です。まず、遷移中の 揺らぎは、DC特性に比べて大きいことがわかります。 また、保持時間 0.1 sの時に最も大きくなることが わかります。 その要因を明らかにするために、 $V_{gf}$ における電流 値の分布を示したものが、図3です。ここで、灰色 の特性は、 $V_{g1}$ における電流分布にオフセットを加え たものです。保持時間  $t_I$ が(a) 10 µs 及び(c) 0.1 sの時は、分布が一つのピークとなるのに対して、(b) 1 msの時は、二つのピークとなることがわかります。 これは、それぞれ、保持時間により、ゲート電圧遷 移前の状態、遷移後の状態、そしてその中間状態を 示すと考えると、 $\tau_e \ge \tau_c$ の分布に関する考察とよく 一致します。

【まとめ】我々は、RTN におけるτ<sub>e</sub> とτ<sub>c</sub>の緩和時間 とその分布を把握する事が、ゲート電圧のオン時間 の保持中および遷移中における電流揺らぎを明らか にする上で、重要である事を明らかにしました。こ の結果は、駆動ゲート電圧やシーケンスに対して、 RTN の及ぼす影響は異なり、その特性理解による電 流ゆらぎの低減が可能である事を示唆しています。 【謝辞】本研究は JST-CREST の支援により実施され



図  $1 V_{gl}$ における (a) ドレイン電流の時間依存 (RTN)、 (b) RTN の $\tau_c \geq \tau_e$ の累積指数分布。



図 2(a)  $V_g$ パルスシーケンス (b) DC 電圧印加時お よび保持時間を変化させた時のドレイン電流揺らぎ 大きさ ( $\sigma_{Id}$ )。



【参考文献】[1] Y. H. Tseng et al., IEDM (2010) 636. [2] K. Ohmori et al., VLSI (2011) 202. [3] K. Takeuchi et al., VLSI (2010) 189. [4] W. Feng et al., IEDM (2011) 630.