## エピタキシャル Si1-xGex 薄膜中の欠陥構造に対する前駆体ガス原料の効果

Influence of Precursor Gas Source on Defect Properties in Si<sub>1-x</sub>Ge<sub>x</sub> Epitaxial Thin Films

<sup>0</sup>池進一 <sup>1,2,3</sup>, Eddy Simoen<sup>3</sup>, 志村洋介 <sup>3,4,5</sup>, Andriy Hikavyy<sup>3</sup>, Wilfried Vandervorst<sup>3,4</sup>,

Roger Loo<sup>3</sup>, 竹内和歌奈<sup>1</sup>, 中塚理<sup>1</sup>, 財満鎭明<sup>1,6</sup>

(<sup>1</sup>名古屋大院工, <sup>2</sup>学振特別研究員, <sup>3</sup>Imec, <sup>4</sup>KU Leuven, <sup>5</sup>FWO PMC Fellow, <sup>6</sup>名古屋大エコトピア) <sup>O</sup>S. Ike<sup>1,2,3</sup>, E. Simoen<sup>3</sup>, Y. Shimura<sup>3,4,5</sup>, A. Hikavyy<sup>3</sup>, W. Vandervorst<sup>3,4</sup>, R. Loo<sup>3</sup>, W. Takeuchi<sup>1</sup>, O. Nakatsuka<sup>1</sup>, and S. Zaima<sup>1,6</sup> (<sup>1</sup>Grad. Sch. of Eng., Nagoya Univ., <sup>2</sup>JSPS Research Fellow, <sup>3</sup>Imec, <sup>4</sup>KU Leuven, <sup>5</sup>FWO PMC Fellow, <sup>6</sup>ESI, Nagoya Univ.) E-mail: sike@alice.xtal.nagoya-u.ac.jp

[はじめに] Beyond 10 nm 技術世代に向けた CMOS デバイスのスケーリングに伴い、IV 族半導体材料 を基準としたデバイスを構築していく上で、エピタキシャル Si<sub>1-x</sub>Ge<sub>x</sub>薄膜の成長温度の低減が要求され る。例えば、Si<sub>1-x</sub>Ge<sub>x</sub> S/D ストレッサに関しては、成長中の歪緩和や不純物ドーパントの拡散を抑制し なければならない。また、(歪) Ge-FinFET 構造に向けて、20 nm 程度の微細トレンチ内の埋め込み Ge は 600℃で表面拡散が起こることが知られており[1]、ナノスケールの微細構造の制御上においてもプ ロセス温度の低温化が要求されている。Si<sub>1-x</sub>Ge<sub>x</sub> 成長において前駆体ガス原料(プリカーサガス)とし てよく用いられる SiH<sub>4</sub>、Dichlorosilane (DCS)、GeH<sub>4</sub>に代わり、熱分解温度のより低い高次のプリカー サガスを用いて、成長温度を 400℃ 程度まで低減できることが報告されている[2, 3]。一方、低温成長 において膜中にデバイス特性の劣化に繋がる点欠陥等が容易に導入される可能性があるが、詳細はわ かっていない。本研究では、エピタキシャル Si<sub>1-x</sub>Ge<sub>x</sub> 膜の結晶性および電気的活性な欠陥に対して、プ リカーサガスの種類が与える効果について調査した。

**[実験方法]** 減圧 CVD 法を用いて、n型 Si(001)基板上に膜厚 180 nm の As-doped SiGe 層を形成した。 Si、Ge および As ドーパントのプリカーサガスとして DCS、Si<sub>2</sub>H<sub>6</sub>、GeH<sub>4</sub>、Ge<sub>2</sub>H<sub>6</sub>、AsH<sub>3</sub>を用いた。目 標 Ge 組成を 25% とした。DCS/GeH<sub>4</sub> および Si<sub>2</sub>H<sub>6</sub>/Ge<sub>2</sub>H<sub>6</sub> の各原料の組み合わせにおける成長温度およ び成長速度は、それぞれ 615°C (6.3 nm/min) および 550°C (38.2 nm/min) であった。Si<sub>1-x</sub>Ge<sub>x</sub> 層形成後、 容量-電圧 (C-V) 特性および Deep-Level Transient Spectroscopy (DLTS) 測定を行うため、Au 電極を真 空蒸着しショットキーダイオードを作製した。C-V 特性から、Si<sub>1-x</sub>Ge<sub>x</sub> 膜中の電子密度は 0.8~1.5×10<sup>18</sup> cm<sup>3</sup> と見積もられた。

[結果および考察] XRD  $\omega$ -2 $\theta$  測定の結果を Fig. 1 に示す。Si<sub>1-x</sub>Ge<sub>x</sub> 層は Si 基板上に pseudomorphic に成 長し、また、膜厚フリンジが観察されることから、急峻な Si<sub>1-x</sub>Ge<sub>x</sub>/Si 界面の形成も確認される。 Si<sub>1-x</sub>Ge<sub>x</sub>004 回折点における XRD  $\omega$  ロッキングカーブ測定により、DCS/GeH<sub>4</sub> および Si<sub>2</sub>H<sub>6</sub>/Ge<sub>2</sub>H<sub>6</sub>の試料 間で回折ピークの半値幅 (FWHM)を比較したところ、大きな差異は見られなかった。ゆえに、結晶性 の観点からは 2 つの試料ほぼ同等の品質を有することが示唆された。

Fig. 2 に示す DLTS 測定の結果より、DCS/GeH<sub>4</sub>の場合、明瞭なピークが観察されない一方、 Si<sub>2</sub>H<sub>6</sub>/Ge<sub>2</sub>H<sub>6</sub>の場合は170 K (ラベル E1) および 250 K (ラベル E2) 付近に正のピークが観察される。 このピークは n 型 Si<sub>1-x</sub>Ge<sub>x</sub> 層中の電子トラップを表している。これらは空孔関連の欠陥である As-V 複 合体か Di-Vacancy あるいは Ge-V 複合体に関連するものと推察される[5-7]。Si<sub>2</sub>H<sub>6</sub>/Ge<sub>2</sub>H<sub>6</sub>の場合、 DCS/GeH<sub>4</sub>と比較して成長温度が低いことに加えて、成長速度が 6 倍以上高いため、成長中に空孔欠陥 が導入されたと推測される。

[参考文献] [1] A. Hikavyy et al., ECS J. of Solid State Sci. Technol. 2(6) (2013) 282. [2] A. Hikavyy et al., in Abstr. of ICSI-9, Montreal, Canada, May 2015. [3] S. Wirths et al., Solid-State Electron. 83 (2013) 2. [5] V. P. Markevich et al., Phys. Rev. B 70, (2004) 235213. [6] P. Kringhoj et al., Phys. Rev. B 52(23), (1995) 16333. [7] C. V. Budtz-Jorgensen et al., Phys. Rev. B 58(3), (1998) 1110.



Fig. 1: XRD  $\omega$ -2 $\theta$  scans of Si<sub>1-x</sub>Ge<sub>x</sub>/Si samples.



