## MoS<sub>2</sub>/Graphene ヘテロ構造の作製と特性評価

## Fabrication and characterization of MoS<sub>2</sub>/Graphene hetero structure °佐藤 雄太, 大井 皓平, 何 柏寬, 田畑 博史, 久保 理, 片山 光浩(阪大院工) °Y. Sato, K. Oi, P. Ho, H. Tabata, O. Kubo, M. Katayama (Grad. Sch. Eng., Osaka Univ.) E-mail: sato@nmc.eei.eng.osaka-u.ac.jp

【研究背景・目的】シリコンベーストランジスタの微細化・集積化は物理的な限界を迎えつつあり、シ リコンに代わる次世代材料として Graphene や遷移金属ダイカルゴゲナイド (TMDC) などの2次元層状 物質が注目されている。特に最近は単独の原子層薄膜だけでなく異種の原子層薄膜同士が van der waals 力で接合したヘテロ構造が注目されており、メモリや光検知器、センサーへの応用が期待されている[1]。 そこで、MoS2/Graphene ヘテロ構造のセンサー応用を目標として本研究では MoS2/Graphene ヘテロ構造を チャネル材料に用いたバックゲート型ヘテロ構造 FET を作製を試み、その基本的な特性の評価を行った。 【実験方法・結果】まず、機械的剥離法により SiO<sub>2</sub>/Si 基板上に MoS<sub>2</sub>を、スライドガラスに接着させた PDMS シート上に Graphene を転写した。次に、PDMS シート上の Graphene を SiO<sub>2</sub>/Si 基板上の MoS<sub>2</sub> と重 なるように光学顕微鏡観察下でマイクロマニュピレータを用いて転写して MoS2/Graphene ヘテロ構造を 作製した[2]。最後に Ti/Au のソース・ドレイン電極を形成することでバックゲート型 MoS<sub>2</sub>/Graphene へ テロ構造 FET を作製した (Fig.1 inset)。作製した FET の Ibs-Vbs 特性を測定した結果を Fig.1 に示す。 MoS<sub>2</sub>/Graphene ヘテロ構造 FET は整流特性を示しており、これは MoS<sub>2</sub>/Graphene 界面と MoS<sub>2</sub>/電極界面に おけるショットキー障壁高さの差に起因すると考えられる。MoS2領域と MoS2/Graphene ヘテロ構造領域 におけるラマンスペクトルを Fig.2 に示す。MoS<sub>2</sub>/Graphene ヘテロ構造領域において MoS<sub>2</sub>の E<sup>1</sup><sub>2g</sub>、A<sub>1g</sub> ピ ークが正方向に約1 cm<sup>-1</sup>シフトしており、MoS2内の電子密度の減少が示唆された。これは、ヘテロ構造 領域で MoS2 から Graphene へ電子の移動が生じているためと考えられる[3]。

[1] J. Y. Kwak et al., Nano Lett. 14 (2014) 4511.

[2] A. C.-Gomez *et al.*, 2D Materials **1** (2014) 011002.

[3] W. Zhang et al., Sci. Rep. 4:3826 DOI: 10.1038/srep03826



Fig.1  $I_{DS} - V_{DS}$  curves of MoS<sub>2</sub>/Graphene hetero structure FET when graphene side is grounded. The inset shows an optical microscope imege of the FET.



structure area.