# SiC MOS デバイスにおけるゲートリーク伝導機構と正孔捕獲挙動の相関

### **Relationship between Gate Leakage Conduction and Hole Trapping Characteristics**

## in SiC MOS Devices

◎勝 義仁、チャンタパン アタウット、細井 卓治、志村 考功、渡部 平司 (阪大院工)

<sup>°</sup>Yoshihito Katsu, Atthawut Chanthaphan, Takuji Hosoi,

#### Takayoshi Shimura, Heiji Watanabe (Osaka Univ.)

#### E-mail: katsu@asf.mls.eng.osaka-u.ac.jp

【はじめに】熱酸化 SiO2/SiC 界面には高密度の界面欠陥が存在し、SiC パワーMOSFET の移動度劣化や 閾値電圧変動の要因となっている。現在、熱酸化 SiO<sub>2</sub>/SiC 界面に窒素を導入し界面特性改善を図るのが 一般的であるが、その一方で界面窒化処理のキャリアトラップ生成への影響が懸念されている[1]。我々 はこれまで n 型 SiC 基板上に作製した MOS キャパシタに対して紫外光照射下で定電圧ストレス試験を 行い、界面特性向上が見られないほどの軽微な界面窒化処理でも正孔トラップ生成が促進されることを 報告してきた[2]。本研究では、仕事関数の異なるゲート電極を有する MOS キャパシタを p 型基板上に 作製し、正孔捕獲挙動とゲートリーク電流との相関について調べたので報告する。

【実験及び結果】p型4H-SiC(0001)基板にドライO2酸化で約15 nmの熱酸化膜を形成し、1400℃で30 分間の N2雰囲気中アニール処理を施すことで SiO2/SiC 界面に窒素を導入した[3]。次に、同一基板上に AI 及び Ni 電極を形成して MOS キャパシタを作製した。容量-電圧(C-V)特性と電流-電圧(I-V)特性 をそれぞれ図1と図2に示す。AlとNiの仕事関数の違いによってフラットバンド電圧が約0.4 V 異な ることがわかり、またどちらの試料でも Fowler-Nordheim (F-N) トンネル電流が観測された。ここで、 Ni 電極試料の方がより大きな負バイアスで F-N 電流が流れはじめるが、フラットバンド電圧が正バイア ス側にある Ni 電極試料の方が酸化膜電界は大きいことを考慮すると、基板からの正孔電流ではなくゲ ート電極からの電子電流がリーク電流として支配的であると考えられる。また、MOS キャパシタに対 してゲート電圧-13V(電界~6 MV/cm)の定電圧ストレスを印加した際のフラットバンド電圧シフトの 時間変化を図3に示す。正孔捕獲に起因する負方向シフトが見られ、その大きさは同条件で作製したn 型 MOS キャパシタに対する紫外光照射下での正孔注入試験とほぼ同程度となったことから、紫外光照 射を利用した正孔注入挙動評価の有用性が確認できた。一方、今回のストレス電圧下では、AI 電極試料 のみゲート電極からの電子電流が流れている(Fig.2参照)にも関わらず、Ni 電極試料と同様のシフト を示していることから、ゲート電極からの電子電流は正孔捕獲挙動にほとんど影響しないことがわかっ た。

[1] J. Rozen et al., J. Appl. Phys. 105, 124506 (2009).

[2] 勝他, 第76回応用物理学会秋季学術講演会 16a-1A-9.

[3] A. Chanthaphan et al., AIP Adv. 5, 097134 (2015).



C-V characteristics of Fig. 2 Fig. 1 or Ni metal gate.



or Ni metal gate.



I-V characteristics of Fig. 3 Flatband voltage shift as a p-type SiC MOS capacitor with Al p-type SiC-MOS capacitor with Al function of stress time. Negative gate voltage (-13 V) was applied to MOS capacitor with Al or Ni metal gate.