## SiC ジャンクションレス MOSFET による AI 原子がチャネル移動度に与える影響の検証

Al ion implantation into n<sup>+</sup>-channel SiC junctionless MOSFET

## for evaluating the impact of Al atoms on channel mobility

◎武田 紘典、細井 卓治、志村 考功、渡部 平司 (阪大院工)

## °Hironori Takeda, Takuji Hosoi, Takayoshi Shimura, Heiji Watanabe (Osaka Univ.)

## E-mail: takeda@asf.mls.eng.osaka-u.ac.jp

【はじめに】SiC MOSFET は熱酸化 SiO<sub>2</sub>/SiC 界面に存在する高密度の界面準位の影響でチャネル移動度が極端に低いため、熱酸化後の NO 雰囲気下でのアニール処理により界面特性改善及び電界効果移動度向上を図るのが一般的である[1]。この移動度向上要因の一つとしてチャネル中への窒素ドーピング効果が挙げられる[2]。またチャネル中の Al ドーパント濃度が高い領域(>10<sup>18</sup> cm<sup>-3</sup>)でチャネル移動度が劇的に劣化することも報告されている[3]。これらの報告を踏まえて我々は Al ドーパントフリーな高濃度 n<sup>+</sup>層をチャネルとしたジャンクションレス MOSFET を作製し、その MOS 界面における電子の実効移動度を算出した結果、同じゲート酸化条件で作製した一般的な反転型 MOSFET に比べ高移動度であることを前回報告した[4]。そこで今回は n<sup>+</sup>チャネル中に Al を意図的にイオン注入したジャンクションレス MOSFET を作製し、チャネル中に Al を意図的にイオン注入したジャンクションレス MOSFET を作製し、チャネル中の Al 原子が MOS 界面の電子移動度に与える影響について検証したので報告する。

【実験及び結果】n型4H-SiC(0001)上にp層とn+層(N<sub>D</sub>=1.2×10<sup>19</sup> cm<sup>-3</sup>,厚さ220 nm)を順にエピ成 膜した基板を用い、図1に示すようなジャンクションレス MOSFET を作製した。ICP-RIE によりメ サ分離とゲートリセスエッチングを行った後、チャネル領域も含むウェハ全面に AI を深さ 50 nm、 濃度 1×10<sup>18</sup> cm<sup>-3</sup>のボックスプロファイルとなるよう室温でイオン注入した。1650°C、1 分間の活性 化アニールを行った後、1300°C、30 分間の熱酸化により厚さ 60 nm のゲート絶縁膜を形成し、Ar 雰 囲気下で 1300°C、30 分間の後アニールを施した。チャネルとなる n+層の厚さは約 10 nm 程度であ る。図2に AI イオン注入を施した素子(赤)と施していない素子(黒)のドレイン電流-ゲート電圧

は  $I_D$ -V<sub>G</sub>) 特性を示す。チャネル層の厚さが僅かに異なるためにオフに要するゲート電圧が異なるものの、ほぼ同等の特性が得られていることがわかる。またホール効果測定を行ったところ、n<sup>+</sup>層中の電子のホール移動度は AI イオン注入の有無に関係なく 45 cm<sup>2</sup>/Vs 程度となったことから、AI イオン注入による結晶性劣化はほとんどないと言える。図 3 に作製した MOSFET の実効移動度を示す。実 効移動度のピーク値は AI イオン注入したもので 14.4 cm<sup>2</sup>/Vs を示しており、この値は AI イオン注入 を施していない素子の実効移動度 16.8 cm<sup>2</sup>/Vs に比べ僅かに低いものの、劇的な移動度劣化は確認できなかった。このことより AI 濃度 1×10<sup>18</sup> cm<sup>-3</sup>程度では極端な移動度劣化を引き起こす要因ではないことが示唆される。講演当日は AI イオン濃度依存性など、より詳細な実験結果について報告する。 [1] G. Y. Chung *et al.*, IEEE Electron Device Lett. **22**, 176 (2001). [2] T. Umeda *et al.*, Appl. Phys. Lett. **99**, 142105 (2011). [3] S. Nakazawa *et al.*, IEEE Trans. Electron Devices **62**, 309 (2015). [4] 武田 他, 第 78 回応用物理学会秋季学術講演会 6a-A201-4.



Fig. 1 Schematic illustration of  $n^+$ -channel junctionless MOSFET fabricated on 4H-SiC(0001) epilayer with Al implantation.



Fig. 2  $I_D$ -V<sub>G</sub> characteristics of n<sup>+</sup>-channel junctionless MOSFET with and without Al<sup>+</sup> ion implantation.



Fig. 3 Effective mobilities of  $n^+$ -channel MOSFET with and without Al<sup>+</sup> ion implantation