## 高純度半絶縁性 SiC 基板上にイオン注入で作製した pin ダイオードの評価 Characterization of pin diodes fabricated by ion implantation into high-purity semi-insulating SiC substrate

京大院工<sup>1</sup>、ETH Zurich<sup>2</sup>、<sup>0</sup>金子 光顕<sup>1,2</sup>、A. Tsibizov<sup>2</sup>、木本 恒暢<sup>1</sup>、U. Grossner<sup>2</sup> Kyoto Univ.<sup>1</sup>, ETH Zurich<sup>2</sup>, °Mitsuaki Kaneko<sup>1,2</sup>, Alexander Tsibizov<sup>2</sup>, Tsunenobu Kimoto<sup>1</sup>, and Ulrike Grossner<sup>2</sup>

## E-mail: kaneko@semicon.kuee.kyoto-u.ac.jp

高温・放射線・高圧環境といった厳環境で動作する集積回路用の基板として、イオン注入により容易 に横型デバイスが作製できる半絶縁性 SiC 基板が注目を集めている。これまで、半絶縁性基板上への イオン注入により接合型電界効果トランジスタ (JFET) [1]、金属 - 酸化膜 - 半導体電界効果型トラン ジスタ (MOSFET) [2]、pin ダイオード[3,4]の作製が報告されている。pin ダイオードでは、i 層に半絶 縁性基板由来の欠陥が多く含まれているため、SiC の物性から計算される理想耐圧を達成できないと報 告がある[4]ものの、詳細な検討は行われていない。本研究では、i 層の層厚を細かく変化させた pin ダ イオードを作製し、その電気的特性を評価した。

作製した構造の模式図を図1に示す。n型層およびp型層のドーピング密度は約 $3 \times 10^{19}$ および $1 \times 10^{20}$  cm<sup>-3</sup>とした。n型層、p型層の間隔( $L_{gap}$ )を $-2-5 \mu$ mと変化させた。負の値はマスクパターンの時点で重なっていることを意味しているが、実際には $0.3-0.5 \mu$ m程度の位置合わせ誤差が存在してい

る。イオン注入を行った後、1650℃10分の活性化アニールを行った。作製した pin ダイオードと同じ構造を持つダイオードを TCAD シミュレーションにより計算し、理論耐圧を導出した。

図 2 に異なる  $L_{gap}$ を有するダイオードの順方向特性を示す。  $L_{gap} = -2 \mu m$ のダイオード以外は典型的な *I-V*特性を示してい る。 $L_{gap} = -2 \mu m$ のダイオードは立ち上がり電圧が小さく、大 きな逆方向リーク電流を示したため、高ドープ n 型層と p 型層 を重ねて作製した pn ダイオードでは良好な整流性が得ら J れないことが示唆される。

図3に作製した pin ダイオードの絶縁破壊特性を示す。  $L_{gap}$ の増大に応じて絶縁破壊電圧が上昇していることがわ かる。-0.3  $\mu$ m <  $L_{gap}$  < 2  $\mu$ m の範囲の pin ダイオードは リーク電流が小さく、絶縁破壊が生じた後であっても 低いリーク電流を維持し、同じ逆方向特性を示した。 一方で、 $L_{gap}$ が 5  $\mu$ m のダイオードは絶縁破壊後にリー ク電流が非常に大きくなったことから、電界集中によ り不可逆的破壊に至ったと考えられる。TCAD により 得られた絶縁破壊電圧は-0.3  $\mu$ m <  $L_{gap}$  < 2  $\mu$ m の範

囲で実験結果とよく一致しており、半絶縁性 基板で構成された i 層であっても理論耐圧に 近い耐圧が得られることがわかった。Lgap が 5 μm 以上のダイオード[3,4]で理論耐圧を議 論するためにはフィールドプレート等の電 界集中緩和構造が必要である。

M. Kaneko and T. Kimoto, IEEE EDL **39**, 723 (2018).
O. Seok, et al., Jpn. J. Appl. Phys. **57**, 06HC08 (2018).
R. Nipoti, et al., Mat. Sci. Forum **821-823**, 620 (2015).
H.W. Kim, et al., J. Electr. Eng. Technol. **13**, 387 (2018).



Fig. 1: (a) Top and (b) cross-sectional schematic structures of a fabricated p-i-n diode.





₹

Current

Leakage