## 極薄 InGaAs メンブレンを用いた導波路型フォトトランジスタの検証 Evaluation of waveguide PhotoFET with ultra-thin InGaAs membrane

## <sup>•</sup>落合貴也<sup>1</sup>, 大野修平<sup>1</sup>, 隅田圭<sup>1</sup>,モンフレ ステファン<sup>2</sup>, ブフ フレデリック<sup>2</sup>トープラサート ポン カシディット<sup>1</sup>, 高木信一<sup>1</sup>, 竹中充<sup>1</sup> (東大工<sup>1</sup>, STMicroelectronics<sup>2</sup>)

°Takaya Ochiai<sup>1</sup>, Shuhei Ohno<sup>1</sup>, Kei Sumita<sup>1</sup>, Stéphane Monfray<sup>2</sup>, Frederic Boeuf<sup>2</sup>, Kasidit

Toprasertpong<sup>1</sup>, Shinichi Takagi<sup>1</sup>, Mitsuru Takenaka<sup>1</sup> (The University of Tokyo<sup>1</sup>,

STMicroelectronics<sup>2</sup>)

## E-mail: ochiai@mosfet.t.u-tokyo.ac.jp

【はじめに】Si プログラマブル光回路で積和演算 を実行する深層学習アクセラレータに注目が集 まっている[1]。演算結果を高感度に電気信号へ と変換する導波路型受光器をプログラマブル光 回路に集積することが求められている。そこで 我々は利得が大きいフォトトランジスタを Si プ ログラマブル光回路に集積することを検討して いる。トランジスタの利得により光電流が増幅さ れるため、高感度受光器としての動作が期待でき る。これまでに表面入射型 InGaAs フォトトラン ジスタ[2]が報告されているが、導波路型にする ことで一層の高感度化が望める。今回、極薄 InGaAs メンブレンを Si 導波路上に貼り合わせた ハイブリッド受光器において、Si 導波路をバック ゲートとして用いた導波路型フォトトランジス タの動作を検証したので報告する。

【素子作製】SiO<sub>2</sub>クラッド表面を CMP により平 坦化した Si 導波路と膜厚 30 nm の p型 InGaAs 層 を含む InP エピ基板を Al<sub>2</sub>O<sub>3</sub>を介して貼り合わせ た。その後、InGaAs 層のみが残るように選択的 にウェットエッチングした。光吸収層である InGaAs 層の長さは 30 µm とし、保護膜として Al<sub>2</sub>O<sub>3</sub>を堆積、電子線リソグラフィとリフトオフ によってソース/ドレイン電極を形成した。作製 したフォトトランジスタの断面構造を Fig.1 に示 す。極薄メンブレンとすることでテーパー構造な しでハイブリッド受光器を形成することができ る[3]。

【実験結果】グレーティングカプラを通して、波 長 1305 nm の光を Si 導波路に入力し、-1 V のゲ ート電圧 Vg を印加した時のドレイン電圧 Vd と ドレイン電流の関係を Fig.2 に示す。Vd = 1 V で は、暗電流は 140 nA であり、-50 dBm の光入力 に対して光電流は 3  $\mu$ A となった。負のゲート電 圧をかけることで、Al<sub>2</sub>O<sub>3</sub>/InGaAs の界面における n 型反転が抑えられ、暗電流が小さくなった。Fig 3 は Vg を-1 V、Vd を 1V とした時の入力光強度と 受光感度の関係である。入力光強度が 10<sup>-5</sup> mW の とき受光感度は 1904 A/W となり、光電流が大き く増幅されていることが分かる。以上の結果から、 Si 導波路をバックゲートとし、極薄 InGaAs メン ブレンを貼り合わせたフォトトランジスタの動 作実証に成功した。

【参考文献】[1] Y. Shen et al., Nat. Photonics, 11, 7, 441–446, (2017). [2] Maeda et al., Jpn. J. phys., 59, 03, SGGE03, (2020). [3] S. Ohno et al., Opt. Express, 28, 35663-35673, (2020).

【謝辞】本研究の一部は国立研究開発法人新エネ ルギー・産業技術総合開発機構(NEDO)からの委 託およびJST、CREST、JPMJCR2004の支援を 受けて実施した。また文部科学省「ナノテクノ ロジープラットフォーム」事業(課題番号: JPMXP09F20UT0021)の支援を受けて、東京大学 武田先端知スーパークリーンルーム微細加工拠 点において実施された。InPエピ基板を提供頂い た住友電工 伝送デバイス研究所の八木英樹氏、 伊藤友樹氏、森大樹氏に感謝する。







Fig. 2: Drain current of InGaAs PhotoFET with varied drain voltage.



Fig. 3: Responsivity of InGaAs PhotoFET as a function of optical input power.