2017年第64回応用物理学会春季学術講演会

講演情報

一般セッション(口頭講演)

13 半導体 » 13.5 デバイス/集積化技術

[16p-412-1~20] 13.5 デバイス/集積化技術

6.1と13.3と13.5のコードシェアセッションあり

2017年3月16日(木) 13:15 〜 18:30 412 (412)

池田 圭司(東芝)、小林 正治(東大)

13:30 〜 13:45

[16p-412-2] ドレインオフセット構造を持った相補型TFETリングオシレータのTCADシミュレーション

浅井 栄大1、森 貴洋1、服部 淳一1、松川 貴1、福田 浩一1 (1.産総研)

キーワード:トンネルFET、リングオシレータ、ドレインオフセット構造

本研究ではSi チャネルTFETからなる相補型リングオシレータのTCAD simulation を行い、特にドレインオフセット構造が回路特性に与える影響について詳細に調べた。まずId-Vgs 曲線の計算から、ドレインオフセット構造によって、単一TFETのオフ電流が大きく減少する事を明らかにする。次に、これらのTFET を用いたリングオシレータの出力波形の計算から、ドレインオフセット構造により発振速度が増大する事を示す。この発振速度の増大はTFETに特有な寄生容量の変化と密接に関わっており、動作電圧やゲート長にも依存する。