2018年第79回応用物理学会秋季学術講演会

講演情報

一般セッション(口頭講演)

3 光・フォトニクス » 3.15 シリコンフォトニクス

[18p-212A-1~14] 3.15 シリコンフォトニクス

2018年9月18日(火) 13:15 〜 17:30 212A (212-1)

北 翔太(NTT)、庄司 雄哉(東工大)、開 達郎(NTT)

16:45 〜 17:00

[18p-212A-12] 損失がスケールに対して減少する光デジタル/アナログ変換器の提案

北 翔太1,2、新家 昭彦1,2、野崎 謙悟1,2、納富 雅也1,2 (1.NTTナノフォトニクスセンタ、2.NTT物性研)

キーワード:光デジタル/アナログ変換器、低損失、低演算遅延

我々は低演算遅延(=低レイテンシ)な演算回路の一つとして,短尺な線形ゲートを活用した光電融合演算回路を探求している.前回は超短尺なY合流をカスケード接続させることでごく低レイテンシなコヒーレント光デジタル/アナログ変換器 (PDAC) を報告した.今回は低レイテンシ性を維持しつつ,DAC演算による損失がスケールに対して減少する構成を発見したので報告する.