The 81st JSAP Autumn Meeting, 2020

Presentation information

Oral presentation

9 Applied Materials Science » 9.3 Nanoelectronics

[9p-Z26-1~14] 9.3 Nanoelectronics

Wed. Sep 9, 2020 1:00 PM - 5:15 PM Z26

Katsuhiko Nishiguchi(NTT), Yasuhisa Naitoh(AIST)

2:45 PM - 3:00 PM

[9p-Z26-7] Fabrication of single-electron devices in use of shadow evaporation combined with in-situ atomic-layer deposition

〇(M2)Takehiro Koike1, Hiroki Konno1, Mizugaki Yoshinao1, Shimada Hiroshi1, Masanori Miura2, Kensaku Kanomata2, Fumihiko Hirose2 (1.Univ. Electro-Communications, 2.Yamagata Univ.)

Keywords:ALD, small tunnel junction, SET

電子線リソグラフィを用いた金属微小トンネル接合の作製プロセスとして二層レジスト斜め蒸着法が一般的に用いられている。本研究では、電極材料の選択性を拡張するために、トンネル障壁形成にin situの室温原子層堆積(ALD)法を導入した斜め蒸着プロセスを開発した。ALD機構は、圧空バルブや専用制御回路を導入し、自動制御できるようにした。この素子形成装置を用いてNi/Al/Ni-SET素子を作製し、帯電効果を含む非線形伝導とクーロン振動を観測した。