IEICE Society Conference 2023

Presentation information

一般セッション

エレクトロニクス » 一般セッション(C)

[C-12] 集積回路

Fri. Sep 15, 2023 9:15 AM - 11:45 AM IB電子情報館中棟 1階IB013講義室

座長:徐照男(NTT),古田善一(ミライズテクノロジー)

<11〜19>
集積回路研専

[C-12-16] A study of Improvement for Linearity and Operation Range of VCDL in DLL

水野功務, 永末玲央, 岩田達哉, 吉河武文 (富山県立大)

Keywords:DLL、電圧制御遅延線、動作レンジ拡大

LSIで使用されるDLL(Delay Locked Loop)のループ帯域を適切に設定するために電圧制御遅延線(VCDL)には線形性が求められる。また一般的にDLLには広い動作周波数レンジも求められる。本研究ではこれらについて考察を行った。VCDLの線形性を向上させるためにカレントミラー回路の2次側MOSトランジスタのソースに抵抗を挿入した。また、遅延量大の場合の線形性の劣化抑制のため当該カレントミラー回路に固定電流(FC)を追加した。さらに、動作レンジ拡大のため、遅延量に応じてFCの電流量を適宜設定できる機構を取り入れた。これらにより、VCDLの線形性をある程度保ちつつDLLの動作レンジを拡大できた。

Abstract password authentication.
Password is required to view the abstract. Please enter a password to authenticate.

Password