International Display Workshops General Incorporated Association

14:40 〜 15:00

[PRJ4-1(Invited)] Implementation of Projection Mapping System Using FPGA

*Yoshitaka Nagano1, Junko Sugimori2 (1. Aichi University of Technology (Japan), 2. J. F. Oberlin University (Japan))

geometric correction, free-from surface, mannequin, pipeline, cache circuit

https://doi.org/10.36463/idw.2020.0651

抄録パスワード認証
抄録の閲覧にはパスワードが必要です。パスワードを入力して認証してください。

パスワード