14:45 〜 15:00
△ [24p-E302-4] 酸化抑制プロセスを用いて作製したSiC MOSFET特性の表面水素処理時間依存性
キーワード:SiC、MOSFET
SiC MOSFETのさらなる性能向上には、MOS界面に存在する高密度界面準位の低減が必須である。近年、我々は、酸化を抑制した新たなゲート酸化膜形成により界面準位密度(Dit)が著しく低減され、チャネル移動度を大幅に向上できることを報告した。しかし、新プロセスにおいてSiO2堆積前に行う水素処理の時間がデバイス特性に与える影響は未知である。そこで本研究では、水素処理時間を変化させた(8–30分)MOSFETの電気的特性を評価したので報告する。