The 77th JSAP Autumn Meeting, 2016

Presentation information

Oral presentation

13 Semiconductors » 13.3 Insulator technology

[15a-B9-1~6] 13.3 Insulator technology

Thu. Sep 15, 2016 10:15 AM - 11:45 AM B9 (Exhibition Hall)

Masao Inoue(Renesas)

10:15 AM - 10:30 AM

[15a-B9-1] Role of high-k interlayer on characteristics for DRAM capacitors with ZrO2/high-k/ZrO2 insulating multilayer

〇(M1)Takashi Onaya1,2, Toshihide Nabatame2,3, Tomomi Sawada2,3, Kazunori Kurishima1,2, Naomi Sawamoto1, Akihiko Ohi2, Toyohiro Chikyo2, Atsushi Ogura1 (1.Meiji Univ., 2.NIMS WPI-MANA, 3.JST-CREST)

Keywords:ZrO2/high-k/ZrO2 insulating multilayer, Atomic layer deposition (ALD), DRAM

現在、キャパシタ絶縁膜としてZrO2/high-k/ZrO2 (Z/high-k/Z)多層構造が精力的に研究されている。しかし、high-k層間絶縁層は、リーク電流を抑える観点から、アモルファス構造またはバンドギャップの幅のどちらが重要であるのかが明らかになっていない。
本研究では、high-k層間絶縁層としてそれぞれバンドギャップが異なるAl2O3、(Ta/Nb)Ox及び(Ta/Nb)Ox-Al2O3を用いたZ/high-k/Zキャパシタ絶縁膜のk値及びリーク電流特性について検討した結果を報告する。