The 78th JSAP Autumn Meeting, 2017

Presentation information

Oral presentation

11 Superconductivity » 11.5 Junction and circuit fabrication process, digital applications

[7p-S41-1~15] 11.5 Junction and circuit fabrication process, digital applications

Thu. Sep 7, 2017 1:15 PM - 5:15 PM S41 (Conf. Room 1)

Masamitsu Tanaka(Nagoya Univ.), Yoshinao Mizugaki(UEC)

3:45 PM - 4:00 PM

[7p-S41-10] Demonstration of an AQFP/CMOS hybrid memory system and reduction of circuit area of an AQFP 16-bit MUX

〇(M1)Yukihiro Okuma1, Yuki Yamanashi1, Nobuyuki Yoshikawa1 (1.Yokohama Nat'l Univ.)

Keywords:AQFP, CMOS, hybrid memory

断熱量子磁束パラメトロン (AQFP) 回路は低消費電力性、高速動作性、高感度性に優れ、CMOS回路に代わる回路として期待されている。しかし集積度が低いため、AQFP回路のみで大規模回路の作製は困難である。そこで我々は双方の回路を組み合わせたAQFP/CMOSハイブリッドシステムを提案している。本研究ではCMOSメモリセルとAQFPバッファ回路を接続したハイブリッドシステムの動作実証およびAQFP/CMOSハイブリッドシステムで用いるAQFP 16-bit MUXの低面積化と測定を行った。