The 65h JSAP Spring Meeting, 2018

Presentation information

Poster presentation

13 Semiconductors » 13.7 Compound and power electron devices and process technology

[17p-P12-1~27] 13.7 Compound and power electron devices and process technology

Sat. Mar 17, 2018 4:00 PM - 6:00 PM P12 (P)

4:00 PM - 6:00 PM

[17p-P12-10] Properties of SiO2/InAlN interface having plasma oxide interlayer

〇(M1)Shouhei Kitajima1, Masamichi Akazawa1 (1.RCIQE,Hokkaido Univ.)

Keywords:InAlN, interface state density

GaNとの格子整合が可能なInAlNは、GaN系HEMTのバリア材料として有用であるが、リーク電流が課題である。絶縁膜を導入しMOSゲートとすることでリーク電流の低減、さらには400 GHzの遮断周波数が達成されている。しかし、デバイス性能を高めるうえで重要な、絶縁体-半導体界面の制御方法は確立されていない。本報告では、SiO2とInAlNの界面を、プラズマ酸化膜介在層により制御する方法について、最適化を行った結果について報告する。