The 65h JSAP Spring Meeting, 2018

Presentation information

Oral presentation

13 Semiconductors » 13.7 Compound and power electron devices and process technology

[19p-C302-1~18] 13.7 Compound and power electron devices and process technology

Mon. Mar 19, 2018 1:45 PM - 6:30 PM C302 (52-302)

Kozo Makiyama(Fujitsu Lab.), Masashi Kato(NITech)

6:15 PM - 6:30 PM

[19p-C302-18] Threading dislocation reduction in selectively grown GaN for applications to three dimensional channel transistors

Takuya Hamada1, Hiroki Kuroiwa1, Tokio Takahashi2, Toshihide Ide2, Mitsuaki Shimizu2, Takuya Hoshii1, Kuniyuki Kakushima1, Hitoshi Wakabayashi1, Hiroshi Iwai1, Kazuo Tsutsui1 (1.Tokyo Tech, 2.AIST)

Keywords:Selective area growth, GaN FinFET, Threading dislocation reduction

GaN系半導体では,選択成長を用いたELO技術によってヘテロ成長由来の転位の低減が報告されている。この選択成長GaNを立体チャネルトランジスタに応用できれば,結晶性の改善に基づく性能の向上が期待される。今回,GaN/Sapphire基板上にストライプパターンのSiNをマスクとして選択成長させたGaNの立体構造を断面TEM観察した。その結果,開口幅100nmのマスクにおいて基板からの貫通転位の侵入が妨げられ,選択成長層部での転位の低減が確認された。