The 80th JSAP Autumn Meeting 2019

Presentation information

Oral presentation

13 Semiconductors » 13.4 Si processing /Si based thin film / MEMS / Equipment technology

[18p-E304-1~10] 13.4 Si processing /Si based thin film / MEMS / Equipment technology

Wed. Sep 18, 2019 1:45 PM - 4:15 PM E304 (E304)

Hiroshi Ikenoue(Kyushu Univ.), Hitoshi Habuka(Yokohama Natl. Univ.)

4:00 PM - 4:15 PM

[18p-E304-10] Low Schottky barrier height and high thermal stability of Co/n-Si junctions inserting WSin

Naoya Okada1, Noriyuki Uchida1, Shinichi Ogawa1, Toshihiko Kanayama1 (1.AIST)

Keywords:Contact, Schottky, Silicide

最先端CMOSではCoが次世代電極材料として期待されている。アモルファスWSin膜をSiとCo電極の接触界面に挿入することで、フェルミレベルピンニングを緩和でき、電子障壁高さを0.43 eVまで低減できる。さらに、Coに対するWSinの優れた拡散バリア特性により、SBH低減効果は600 ˚Cの熱処理後も維持される。従って、WSinはCoコンタクト用のシングル挿入層としてnFETのS/Dへの適用が期待される。