The 66th JSAP Spring Meeting, 2019

Presentation information

Oral presentation

11 Superconductivity » 11.5 Junction and circuit fabrication process, digital applications

[10p-S223-1~11] 11.5 Junction and circuit fabrication process, digital applications

Sun. Mar 10, 2019 1:45 PM - 4:45 PM S223 (S223)

Shigeyuki Miyajima(NICT), Yuki Yamanashi(Yokohama National Univ.)

2:30 PM - 2:45 PM

[10p-S223-4] Design and Evaluation of a Five-Input Majority Gate using Adiabatic Quantum Flux Parametron Logic

〇(B)Yuichi Yamazaki1, Yamae Taiki1, Takeuchi Naoki2,3, Yuki Yamanashi1,2, Nobuyuki Yoshikawa1,2 (1.Dept. of Electrical and Computer Eng., Yokohama Natl. Univ., 2.IAS, Yokohama Natl. Univ., 3.JST-PRESTO)

Keywords:superconductor, Adiabatic Quantum Flux Parametron Logic

CMOS回路の消費電力の増大が問題となっているなか、我々は低消費電力で動作する超電導回路の中でも断熱型量子磁束パラメトロン (AQFP: Adiabatic Quantum Flux Parametron) 回路の研究を行っている。本講演ではAQFP回路の基本ゲートとして用いられている3入力Majorityゲートの入力数を増大させた、5入力Majorityゲートの設計と評価について述べる。