The 82nd JSAP Autumn Meeting 2021

Presentation information

Oral presentation

11 Superconductivity » 11.5 Junction and circuit fabrication process, digital applications

[12p-N403-1~14] 11.5 Junction and circuit fabrication process, digital applications

Sun. Sep 12, 2021 1:00 PM - 4:45 PM N403 (Oral)

Yuki Yamanashi(Yokohama Natl. Univ.), Hiroyuki Akaike(Daido Univ.)

3:00 PM - 3:15 PM

[12p-N403-8] Demonstration of a stochastic computing-based multiplier-accumulator using adiabatic quantum-flux-parametron logic

〇(M2)Wenhui Luo1, Naoki Takeuchi2,3, Olivia Chen4, Nobuyuki Yoshikawa1,3 (1.Yokohama Natl. Univ., 2.RCECT, AIST, 3.IAS, YNU, 4.Tokyo City Univ.)

Keywords:superconductor, stochastic computing

本研究では低電力なストカスティック演算(SC)ベースのディープニューラルネットワーク(DNN)を構築するため、断熱量子磁束パラメトロン(AQFP)回路を用いた積和演算器(MAC)を提案する。SC-MACは、ストカスティクナンバージェネレータ(SNG)、掛け算を表現するANDゲートアレーと足し算を表現するマルチプレクサ(MUX)で構成される。SNGは、SCを行うため、真性乱数を利用し、確率変換回路(PCC)を用いて二進数xiおよびwiを対応する乱数列に変換する。ANDゲートとMUXで算術演算を行うことで、演算回路の面積を大幅に低減でき、大規模DNNの実現が可能である。AIST HSTPを使用して4入力MACを設計および作製し、実験によりSNGを評価してMACの動作を実証した。