The 83rd JSAP Autumn Meeting 2022

Presentation information

Oral presentation

13 Semiconductors » 13.5 Semiconductor devices/ Interconnect/ Integration technologies

[21p-C105-1~11] 13.5 Semiconductor devices/ Interconnect/ Integration technologies

Wed. Sep 21, 2022 1:30 PM - 4:30 PM C105 (C105)

Takeaki Yajima(Kyushu Univ.), Takahiro Mori(AIST)

2:30 PM - 2:45 PM

[21p-C105-5] Characteristics of Steep SS "Dual Gate type PN-Body Tied SOI-FET" N/PMOS

〇(M1)Haruki Yonezaki1, Jiro Ida1, Takayuki Mori1 (1.Kanazawa Inst. of Tech.)

Keywords:Steep Subthreshold Slope, SOI-FET, CMOS

我々はこれまで新構造デバイスである PN-Body Tied(PNBT)SOI-FET の研究を行って きた. PNBT SOI-FET は非常に急峻な Subthreshold Slope(SS)を持つデバイスで, 極低消費電力 CMOS やニューロモルフィックへの応用が期待できる. しかし, PNBT SOI-FET ではターンオフ時 に微小ドレインリーク電流の存在[1]およびBody電圧が 0.7 V程度以上が必要であることを確認していた. そのため, 我々は PNBT SOI-FET のバイポーラ構造を MOS 構造にした Dual Gate(DG) 型 PNBT SOI-FET を新たに提案した. 本稿では, DG型PNBT SOI-FETで急峻な SS を確認できたので報告する.