The 69th JSAP Spring Meeting 2022

Presentation information

Oral presentation

11 Superconductivity » 11.5 Junction and circuit fabrication process, digital applications

[23p-D214-1~19] 11.5 Junction and circuit fabrication process, digital applications

Wed. Mar 23, 2022 1:00 PM - 6:00 PM D214 (D214)

Shigeyuki Miyajima(NICT), Yuki Yamanashi(Yokohama Natl. Univ.)

3:15 PM - 3:30 PM

[23p-D214-10] Design of a small-area and low-latency stocastic number generator using superconducting random number generator

〇Yuto Ushiyama1, Yuki Yamanashi1, Nobuyuki Yoshikawa1 (1.Science and Engineering, Yokohama National Univ.)

Keywords:stochastic number generator

半導体回路でのストカスティック演算は確率情報に基づいて演算を行う方式で一般的な2値演算方式と比較して、面積効率が良いハードウェアを実現しやすい方法として知られている。一方で 2 進数からストカスティック数 (SN) への変換回路の面積、遅延時間のオーバヘッドが大きい。通常では疑似乱数生成器の線形帰還シフトレジスタ(Linear Feedback Shift Register : LFSR)を用いてストカスティック数生成器(Stochastic Number Generator : SNG)を設計している。本研究では低面積性に優れた真性乱数生成器の超伝導乱数生成器(Superconductive Random Number Generator : SRNG)を用いて低面積かつ低遅延のSNGを設計した。