11:35 〜 11:50
[3K09] 三重実装が可能な光再構成型ゲートアレイVLSI
キーワード:光再構成型ゲートアレイ、ソフトエラー耐性、三重化回路、FPGA
現在、福島第一原子力発電所の廃炉作業のため、耐放射線デバイスの開発が進められている。高い放射線耐性を有するデバイスとして、我々は光再構成型ゲートアレイを開発している。この度、三重化実装をサポートできる光再構成型ゲートアレイVLSIを開発したので、その開発結果について報告する。
一般セッション
III. 核分裂工学 » 303-1 原子炉計測,計装システム,原子力制御システム / 303-2 遠隔操作,ロボット,画像工学
2019年9月13日(金) 11:05 〜 12:10 K会場 (共通教育棟 2F E21)
座長:狩川 大輔(東北大)
11:35 〜 11:50
キーワード:光再構成型ゲートアレイ、ソフトエラー耐性、三重化回路、FPGA