The 78th JSAP Autumn Meeting, 2017

Presentation information

Oral presentation

13 Semiconductors » 13.5 Semiconductor devices and related technologies

[8p-C18-1~8] 13.5 Semiconductor devices and related technologies

6.1と13.3と13.5のコードシェアセッションあり

Fri. Sep 8, 2017 1:45 PM - 4:00 PM C18 (C18)

Yasuo Takahashi(Hokkaido Univ.)

2:00 PM - 2:15 PM

[8p-C18-2] Evaluation of analog memory characteristics of FeFET for Time-domain weighted-sum calculation

Masataka Harada1, Takashi Morie1, Mitsue Takahashi2, Shigeki Sakai2 (1.Kyushu Inst. Tech, 2.AIST)

Keywords:analog memory, ferroelectric-gate field effect transistor

本研究では,過度応答電圧を検出して時間領域で積和演算を行う回路方式の実現のために,ON/OFF比の大きな抵抗値を記憶できる強誘電体電界効果トランジスタ(FeFET)の記憶特性を過度応答特性から評価した.記憶特性を測定した結果,ON/OFF比は最大で約76倍になることが確認できた.また,ゲート電圧を増加することでFeFETをアナログ的に制御できることを確認した.