The 79th JSAP Autumn Meeting, 2018

Presentation information

Oral presentation

11 Superconductivity » 11.5 Junction and circuit fabrication process, digital applications

[21a-212B-1~11] 11.5 Junction and circuit fabrication process, digital applications

Fri. Sep 21, 2018 9:00 AM - 12:00 PM 212B (212-2)

Masamitsu Tanaka(Nagoya Univ.), Yuki Yamanashi(Yokohama National Univ.)

11:00 AM - 11:15 AM

[21a-212B-8] Area Reduction of Adiabatic Quantum Flux Parametron Register Files by Using Asymmetric AND Gates

〇(M1)Tomohiro Tamura1, Naoki Takeuchi2,3, Christopher Ayala2, Yuki Yamanashi1,2, Nobuyuki Yoshikawa1,2 (1.Dept. of Electrical and Computer Eng., Yokohama Natl. Univ., 2.IAS, Yokohama Natl. Univ., 3.JST-PRESTO)

Keywords:AQFP, register file, superconducting integrated circuit

低消費電力性が特徴の断熱型量子磁束パラメトロン (AQFP) 回路の研究を行っている。AQFP回路を用いたMPUの実現に向けて、レジスタファイルの開発を進めている。今までに設計されたレジスタファイルは、回路面積の大きさが問題となっている。そこで、レジスタファイルの小面積化に向けて、非対称ANDゲートを用いて16-word × 1-bitレジスタファイルの小面積化を行った。