The 80th JSAP Autumn Meeting 2019

Presentation information

Oral presentation

11 Superconductivity » 11.5 Junction and circuit fabrication process, digital applications

[20p-C213-1~14] 11.5 Junction and circuit fabrication process, digital applications

Fri. Sep 20, 2019 1:15 PM - 5:00 PM C213 (C213)

Yoshinao Mizugaki(UEC), Yuki Yamanashi(Yokohama Natl. Univ.)

2:00 PM - 2:15 PM

[20p-C213-4] Bit Extension of a 32-word Resister File Using Adiabatic Quantum Flux Parametron Logic

Tomohiro Tamura1, Naoki Takeuchi2, Christopher Ayala2, Yuki Yamanashi1,2, Nobuyuki Yoshikawa1,2 (1.Dept. of Electrical and Computer Eng., Yokohama Natl. Univ., 2.IAS, Yokohama Natl. Univ.)

Keywords:superconductor, superconducting integrated circuit, adiabatic quantum flux parametron

低消費電力性が特徴の断熱型量子磁束パラメトロン (AQFP) 回路の研究を行っている。AQFP回路を用いた極低消費電力のマイクロプロセッサの実現に向けて、レジスタファイルの開発を進めている。先行研究において、16-word by 4-bitレジスタファイルが最大のレジスタファイルであるため、本研究では、より大規模のレジスタファイルである32-word by 4-bitレジスタファイルの実現に向けて、32-word by 1-bitレジスタファイルのビット拡張を行った。