2020年第67回応用物理学会春季学術講演会

講演情報

一般セッション(口頭講演)

13 半導体 » 13.4 Si系プロセス・Si系薄膜・MEMS・装置技術

[14p-A305-1~14] 13.4 Si系プロセス・Si系薄膜・MEMS・装置技術

2020年3月14日(土) 13:45 〜 17:30 A305 (6-305)

池上 浩(九大)、曽根 正人(東工大)

14:00 〜 14:15

[14p-A305-2] The low temperature fabrication of gate-first Schottky barrier pMOSFET with PdErSi source and drain

RengieMark Domincel Mailig1、Yuichiro Aruga1、Min Gee Kim1、Shun-ichiro Ohmi1 (1.Tokyo Tech)

キーワード:PdErSi, SB MOSFET, gate-first process

The main requirement for the integration of the high-k gate insulators such as HfN or HfO2 in the gate-first CMOS fabrication is the low-thermal budget process below 500°C. In this work, the PdErSi as S/D material in the gate-first SB p- channel MOSFET (pMOSFET) was investigated.