The 70th JSAP Spring Meeting 2023

Presentation information

Oral presentation

13 Semiconductors » 13.5 Semiconductor devices/ Interconnect/ Integration technologies

[17a-A403-1~10] 13.5 Semiconductor devices/ Interconnect/ Integration technologies

Fri. Mar 17, 2023 9:00 AM - 11:45 AM A403 (Building No. 6)

Kiyoshi Takeuchi(Univ. of Tokyo)

10:45 AM - 11:00 AM

[17a-A403-7] Back Bias and Hysteresis Effect of Cryogenic 200 nm SOI MOSFET

Takayuki Mori1, Tatsukichi Sugii1, Ryusei Ri1, Hiroshi Oka2, Takahiro Mori2, Jiro Ida1 (1.Kanazawa Inst. of Tech., 2.AIST)

Keywords:MOSFET, SOI, Cryogenic

量子コンピュータの量子ビット数を増やすためには配線数の増大及びそこからの熱流入がボトルネックとなっており, 解決のためにCryo-CMOS技術の研究開発が行われている. その中で, SOI技術は基板バイアスによってしきい値電圧を制御することが可能なため, 低消費電力Cryo-CMOSの実現が期待できる. 本稿では, ラピスセミコンダクタ社の200 nm SOI MOSFETを用いて極低温下(3 K)における基板バイアス効果及び3 K下でのみ起こる履歴現象を確認したので報告する.