The 68th JSAP Spring Meeting 2021

Presentation information

Oral presentation

13 Semiconductors » 13.5 Semiconductor devices/ Interconnect/ Integration technologies

[17p-Z26-1~15] 13.5 Semiconductor devices/ Interconnect/ Integration technologies

Wed. Mar 17, 2021 1:30 PM - 6:00 PM Z26 (Z26)

Kazuhiko Endo(AIST), Kimihiko Kato(AIST)

2:45 PM - 3:00 PM

[17p-Z26-4] [The 12th Silicon Technology Division Young Researcher Award Speech] Model Prediction of Energy Profiles of Plasma Process-Induced Defects in Si Substrates Using Capacitance-Voltage Method

Takashi Hamano1,2, Keiichiro Urabe1, Koji Eriguchi1 (1.Kyoto Univ., 2.JSPS Research Fellow)

Keywords:Plasma-Induced Damage, Energy Profile, Capacitance-Voltage Method

プラズマプロセス誘起欠陥は特徴的な物理的深さプロファイル,バンドギャップ内のエネルギー準位分布を有し,様々な形態をとりうる.Si基板表面の欠陥に対して,特に深さプロファイルに焦点を当てた解析が進められてきたが,エネルギー準位分布の解析手法確立には至っていない.本研究では,Si基板内の様々な欠陥準位分布を考慮した電気特性予測手法を構築し,特徴的な実験結果と比較することでギャップ内欠陥準位分布を予測した.