The 65h JSAP Spring Meeting, 2018

Presentation information

Oral presentation

13 Semiconductors » 13.4 Si wafer processing /Si based thin film /Interconnect technology/ MEMS/ Integration technology

[17a-C101-1~11] 13.4 Si wafer processing /Si based thin film /Interconnect technology/ MEMS/ Integration technology

Sat. Mar 17, 2018 9:30 AM - 12:30 PM C101 (52-101)

Takashi Noguchi(Univ. of the Ryukyus)

10:30 AM - 10:45 AM

[17a-C101-5] Off Current Reduction of BG poly-Si TFT by PLAS Process

Ryosuke Mochii1, Mami N. Fujii1, Yasuaki Ishikawa1, Yuta Sugawara2, Nobutake Nodera2, Takao Matsumoto2, Yukiharu Uraoka1 (1.NAIST, 2.SDP Corp.)

Keywords:Si, Laser crystallization, Device Simulation

大型ディスプレイを駆動させるTFTの主流材料であるa-Siは,材料由来の低移動度により高速駆動に課題がある.poly-Siを利用する場合,ELAなどの結晶化装置による大型化が困難である.そこで我々は,部分照射レーザーアニールシリコン(PLAS)プロセスを用いて大型基板上のa-Si TFTのチャネル位置をpoly-Si化し,高移動度TFTを実現した.本研究では,poly-Si TFT特有のオフ電流低減を目指したPLASプロセス特有のTFT構造をデバイスシミュレーションを用いて検討した.