The 80th JSAP Autumn Meeting 2019

Presentation information

Oral presentation

13 Semiconductors » 13.5 Semiconductor devices/ Interconnect/ Integration technologies

[18a-B11-1~11] 13.5 Semiconductor devices/ Interconnect/ Integration technologies

Wed. Sep 18, 2019 9:00 AM - 12:00 PM B11 (B11)

Masumi Saitoh(Toshiba Memory)

9:30 AM - 9:45 AM

[18a-B11-3] Driver-Transistor Scaling for Memory with Asymmetric Source/Drain Structure Suppressing Variation in Threshold Voltage

Kazuya Fukase1, Minoru Oda1, Toshitaka Miyata1, Hiroki Okamoto1, Akira Hokazono1, Isamu Ito1, Masato Koyama1 (1.Toshiba Memory)

Keywords:Asymmetry transistor

半導体メモリにおいて、チップあたりのコストを低下させるためにはメモリセルの微細化に併せ、メモリ向け駆動トランジスタの縮小が重要となる。本研究では、メモリ向け駆動トランジスタとしてSource/Drain非対称トランジスタを提案し、閾値ばらつきとドレイン耐圧を考慮しながら、ゲート長縮小が可能であるかを検討した。