The 66th JSAP Spring Meeting, 2019

Presentation information

Oral presentation

11 Superconductivity » 11.5 Junction and circuit fabrication process, digital applications

[10p-S223-1~11] 11.5 Junction and circuit fabrication process, digital applications

Sun. Mar 10, 2019 1:45 PM - 4:45 PM S223 (S223)

Shigeyuki Miyajima(NICT), Yuki Yamanashi(Yokohama National Univ.)

3:30 PM - 3:45 PM

[10p-S223-7] Study on superconducting nano-structured line drivers for 1-Gb Josephson-CMOS hybrid memory

Kyosuke Sano1, Kohei Maruyama1, Masamitsu Tanaka1, Taro Yamashita1,2, Masumi Inoue3, Akira Fujimaki1 (1.Nagoya Univ., 2.JST-PREST, 3.Meijo Univ.)

Keywords:superconductor

ギガビットクラスのJosephson-CMOSハイブリッドメモリを実現する上で、単一磁束量子回路-CMOSメモリセル間の電流/電圧変換部の消費電力がボトルネックとなっている。単一素子で高いトランスレジスタンスを有する超伝導ナノ構造トランジスタをラインドライバとして用いることで本課題が解決可能であると期待されている。今回、1-Gbハイブリッドメモリを目標とし、超伝導ナノ構造ラインドライバへの要求を明らかにし、実際に作製・評価を行った。